江山網(wǎng)絡水晶頭公司
發(fā)布時間:2023-04-22 01:33:01江山網(wǎng)絡水晶頭公司
使用以網(wǎng)際協(xié)議(Internet Protocol)為通訊基礎的插座稱為網(wǎng)絡插座(Internet socket)。其作用是實現(xiàn)導線的電氣連續(xù)性。常用的RJ45非屏蔽模塊高2cm、寬2cm、厚3cm,塑體抗高壓、阻燃,可卡接到任何M系列模式化面板、支架或表面安裝盒中,并可在標準面板上以90°(垂直)或45°斜角安裝,特殊的工藝設計至少提供750次重復插拔。模塊使用了T568-A和T568-B布線通用標簽。這種模塊是綜合布線系統(tǒng)中應用最多的一種模塊,無論從三類、五類、還是超五類和六類,它的外形都保持了相當?shù)囊恢隆0雌帘涡阅芊譃榉瞧帘文K和屏蔽模塊。當安裝屏蔽電纜系統(tǒng)時,整個鏈路都必須屏蔽,包括電纜和連接件,都需要用屏蔽的信息模塊。根據(jù)模塊端接時是否需要打線來分,信息模塊有打線式與免打線式信息模塊。打線式信息模塊需用專用的打線工具將雙絞線導線壓入信息模塊的接線槽內(nèi)。免打線工具設計也是模塊的人性化設計的一個體現(xiàn),這種模塊端接時無需用專用刀具。
江山網(wǎng)絡水晶頭公司
摘要:介紹了一種基于AX88796B的網(wǎng)絡接口設計。詳細介紹了該網(wǎng)絡芯片的硬件結構和功能特性。創(chuàng)新完成了AX88796B與DSP處理器TMS320C 6722連接的硬件設計和軟件驅(qū)動設計。涉及的關鍵技術主要有AX88796B的本地總線連接、物理層網(wǎng)絡驅(qū)動的設計、網(wǎng)絡報文的發(fā)送、網(wǎng)絡報文的接收,以及協(xié)議層軟件的開發(fā)。系統(tǒng)完成后與其他網(wǎng)絡設備連接,經(jīng)測試,網(wǎng)絡通信穩(wěn)定可靠,在100 Mb/s的速度,負荷超過90%的情況下,沒有丟包和錯包出現(xiàn),可以滿足大數(shù)據(jù)量、高速通信的要求。1前言美國TI公司的TMS320C6722是一款主要面向嵌入式應用的高性能32位DSP,它數(shù)據(jù)運算處理能力可達2 000 MIPS和1 500 FLOPS,具有豐富的片上資源,目前已經(jīng)被廣泛應用在各種數(shù)字應用中。AX88796B是由臺灣ASIX公司推出的一款與NE2000兼容的快速以太網(wǎng)控制器,其內(nèi)部集成10/100M自適應的介質(zhì)訪問層MAC和物理層收發(fā)器PHY以及8K×16b的SRAM,SK支持8位、16位的通用CPU總線類型,執(zhí)行基于IEEE802.3/IE-EE80.3u局域網(wǎng)標準的以太網(wǎng)控制功能,并且提供發(fā)送隊列功能來增強標準NE2000的發(fā)送性能。該控制器采用64LQFP封裝,僅占用9 mm×9mm的印制板面積,分析其性能可以滿足系統(tǒng)需要。2 系統(tǒng)硬件設計(1)AX88796B的硬件結構。AX88796B芯片內(nèi)部集成了8/16位CPU接口、串行E2PROM接口、8 K×16 b的SRAM、包緩存管理、MAC、PHY、以及電源和時鐘等部件。DSP通過讀寫NE2000寄存器來控制AX88796B的工作狀態(tài),通過DMA方式與AX88796B的內(nèi)部緩存SRAM進行數(shù)據(jù)交換。芯片自動在SRAM與MAC核之間進行數(shù)據(jù)發(fā)送接收,再經(jīng)由內(nèi)部的PHY層發(fā)送至RJ45接口。串行 E2PROM接口可以用來連接串行EEPROM,用于存儲MAC地址,供AX88796B每次初始化時讀取。AX88796B芯片的內(nèi)部結構如圖1所示。(2)系統(tǒng)硬件連接。主控制單元TMS320C6722B與網(wǎng)絡芯片AX88796B的連接方式如圖2所示。TMS320C6722B內(nèi)部為32 b的總線結構,對外擴展EMIF為16 b的寬度,采用異步總線方式可以直接與網(wǎng)絡芯片無縫連接。片選的連接,用EM_CS2連接到網(wǎng)絡的CS,使AX88796B工作在186_l-ike模式,在配置引腳EECK接上拉電阻。本設計沒有連接EEPROM,所有對AX88796B的配置均由TMS320C6722B在初始化時寫入。3 系統(tǒng)的軟件設計AX88796B的網(wǎng)絡驅(qū)動程序是TMS320C6722和AX88796B硬件的接口,因此編寫網(wǎng)絡驅(qū)動程序模塊應滿足的主要功能有:AX88796B的初始化、報文的接收、報文的發(fā)送;(1)初始化。在AX88796B的初始化過程中除了完成對相關寄存器的定義與賦值外,還要完成對接收緩沖環(huán)的構造。對TMS320C6722B,要完成對應EMIF的設置和中斷的初始化。與網(wǎng)卡有關的初始化如下:(2)報文的接收。判斷AX88796B是否接收到新的數(shù)據(jù)包有2種方式:輪循和中斷。單片機用輪循方式較多。由于TMS320C6722在此還要進行其他處理,為了提高DSP性能和實時性要求,這里采用中斷方式。當網(wǎng)卡接收到新數(shù)據(jù)包時進入中斷,首先判斷cpr是否等于bnry,若相等,則表示接收緩沖區(qū)已被存滿,則停止接收數(shù)據(jù)包,而不會覆蓋舊的數(shù)據(jù);若不等,則將接收緩沖區(qū)中待讀取的數(shù)據(jù)包的起始地址寫入rsar[0,1]寄存器,數(shù)據(jù)包的開始4字節(jié)寫入rbcr[O,1]寄存器,并啟動遠端DMA讀命令,通過讀取4個信息字節(jié)得到待讀取數(shù)據(jù)包的長度、接收狀態(tài)和下一個將被讀的頁的指針信息。然后通過遠端DMA讀命令,將數(shù)據(jù)包從網(wǎng)卡sram中讀入TMS320C6722內(nèi)存中,并更新讀頁指針寄存器bnr-y,DSP每從網(wǎng)卡內(nèi)存中讀走一頁數(shù)據(jù),bnry便加一,這需要通過程序?qū)崿F(xiàn)。網(wǎng)卡通過cpr將接收到的數(shù)據(jù)包寫入接收緩沖區(qū),每寫完一頁,cpr將自動加一,當加到最后的空頁(這里是 pstop=0x80)時,cpr將自動恢復為接收緩沖區(qū)的首頁(pstart=Ox4c)。網(wǎng)卡接收關鍵性代碼如下:(3)報文的發(fā)送。報文的發(fā)送過程就是調(diào)用寫網(wǎng)卡函數(shù),將報文發(fā)送到網(wǎng)卡的內(nèi)存中去。然后將AX88796B的控制寄存器(CR)的發(fā)送位 TXP(transmit packet)位置1,即將報文發(fā)送。dsp通過遠端dma通道將網(wǎng)卡發(fā)送緩沖區(qū)的起始地址和要發(fā)送的字節(jié)數(shù)分別寫入rsar[O,1]和 rbcr[0,1],然后啟動遠端dma寫命令即可將數(shù)據(jù)包寫入網(wǎng)卡內(nèi)存,此后將字節(jié)數(shù)寫入tber[O,1]寄存器,啟動發(fā)送命令就可將數(shù)據(jù)包發(fā)送到網(wǎng)絡上。網(wǎng)卡發(fā)送的關鍵代碼如下:4 結語:在如上所述的底層硬件和軟件設計基礎上,完成了UDP和TCP/IP協(xié)議棧的軟件,系統(tǒng)主要使用這2個協(xié)議進行網(wǎng)絡數(shù)據(jù)傳輸。長期的系統(tǒng)在線驗證證明,在TMS320C6722上擴展的網(wǎng)絡接口AX88796B,傳輸可靠,性能穩(wěn)定,在100 Mb/s的速度,負荷超過90%的情況下,沒有丟包和錯包出現(xiàn)??梢?,對這種只有異步總線,又需要網(wǎng)絡大數(shù)據(jù)量傳輸?shù)膽?,該設計是可行的。
江山網(wǎng)絡水晶頭公司
網(wǎng)線水晶頭制造商簡析其識別方法:橫截面識別,不同芯的不同導體材料顯示出不同的顏色,無氧銅材料從內(nèi)到外都是均勻的金和銅。銅包鋼、銅包鋁橫截面呈灰色,外層僅為薄層銅色。銅包覆銅材料呈淺黃色,顏色較淺,外層為銅。高溫鑒定銅包鋁材料由于其熔點低,它會被火焰燃燒,會有緩慢彎曲下垂的貨物熔化。 網(wǎng)線水晶頭廠家引進銅包鋼:材料柔韌性差,整體硬度較高,傳輸距離有限,可簡單地被磁鐵吸引。銅包鋼:表面鍍銅,芯線材料主要是鐵,一般用于劣質(zhì)線,價格低廉的網(wǎng)絡跳線。傳輸距離很近。它屬于四種材料中的一種。測試的方法是用磁鐵來測試,磁鐵可以通過磁性螺絲刀來識別。網(wǎng)線水晶頭廠家介紹的覆銅鋁:表面鍍銅,芯線材料主要是鋁,刮削表面,銀白色鋁芯。鋁的價格大約是每單位重量銅的四分之一,而相同體積的鋁僅是銅重量的三分之一,所以覆銅鋁比無氧銅便宜得多。銅包鋁的抗氧化性差,在潮濕環(huán)境下氧化速度快,鋁脆,抗彎性能差。它不適合鋪設內(nèi)壁。它只適用于網(wǎng)絡需求低或臨時網(wǎng)絡建設的客戶。凈水晶頭制造商介紹全銅:表面鍍無氧銅,芯線材料主要是黃銅、青銅、雜銅。由于銅不同于內(nèi)部和外部,所以稱為銅包覆銅。價格適中,銅廢料的價格一般只有無氧銅的一半或更少,由非標準線材制成,彎曲和氧化性能優(yōu)于覆銅鋁。適用于低預算的綜合布線工程,可敷設在墻內(nèi)暗線。但受材料影響,電阻較大,100米電阻25-35歐姆甚至更大,信號衰減大,不是所謂的全銅有多好,要注意區(qū)別。無氧銅是無氧或任何脫氧殘留物的純銅。其純度大于99.99%。它的價格更高。這是純銅價格的兩倍。它的抗氧化性和抗彎性遠大于銅包鋁和銅。適用于任何高質(zhì)量的集成布線??捎糜赑OE電源。100米電阻約為10歐姆,電阻降低,傳輸效率高。除了導線材料外,導線的質(zhì)量與導線護套材料、絕緣材料、絞線、生產(chǎn)工藝等有很大關系,當然,影響成本的主要因素是導線材料,我們仔細比較了鐵、鋁、碳等。奧普爾的市場價格將揭開神秘面紗。網(wǎng)線水晶頭廠家?guī)憬馕鼍W(wǎng)線水晶頭廠家網(wǎng)線的價格為什么相差那么多呢,你知道了嗎?
江山網(wǎng)絡水晶頭公司
引言隨著Internet 的出現(xiàn)和以太網(wǎng)的迅速發(fā)展, 基于以太網(wǎng)的設備控制越來越多。目前市場上大部分以太網(wǎng)控制器采用的封裝均超過80 引腳, 如RTL8019AS、DM9008、CS8900A 等。這些器件不僅結構復雜, 面積龐大, 且系統(tǒng)開銷較大。近來, Microchip推出全球首枚28 引腳獨立以太網(wǎng)控制器ENC28J60, 可為嵌入式系統(tǒng)提供低引腳數(shù)、低成本、精簡的遠程通訊解決方案。設計了以ENC28J60 為核心的以太網(wǎng)接口實現(xiàn)方案, 描述了該系統(tǒng)硬件架構的設計方法。在簡要介紹了以太網(wǎng)控制器ENC28J60 的結構、功能、外圍電路的基礎上, 對ENC28J60Atmega16 的SPI 通訊進行了闡述。此方案不僅成本低, 而且可以實現(xiàn)500Kbps 以上的傳輸速率, 滿足了嵌入式系統(tǒng)的Internet 控制要求。2 ENC28J60 網(wǎng)絡接口體系結構ENC28J60 是帶有行業(yè)標準串行外設接口(Serial PeripheralInterface, SPI)的獨立以太網(wǎng)控制器。它符合IEEE 802.3 的全部規(guī)范, 采用了一系列包過濾機制以對傳入數(shù)據(jù)包進行限制。它還提供了一個內(nèi)部DMA 模塊, 以實現(xiàn)快速數(shù)據(jù)吞吐和硬件支持的IP 校驗和計算。與主控制器的通信通過兩個中斷引腳(INT和WOL)和SPI 腳(SO、SI、SCK、CS)實現(xiàn), 數(shù)據(jù)傳輸速率高達10Mb/s.兩個專用的引腳(LEDA、LEDB)用于連接LED, 進行網(wǎng)絡活動狀態(tài)指示。圖1 所示為ENC28J60 的典型應用電路。ENC28J60 由7 個主要功能模塊組成:SPI 接口, 充當主控制器和ENC28J60 之間通信通道; 控制寄存器, 用于控制和監(jiān)視ENC28J60; 雙端口RAM緩沖器, 用于接收和發(fā)送數(shù)據(jù)包; 判優(yōu)器, 當DMA、發(fā)送和接收模塊發(fā)出請求時對RAM緩沖器的訪問進行控制; 總線接口, 對通過SPI 接收的數(shù)據(jù)和命令進行解析;MAC 模塊:實現(xiàn)符合IEEE 802.3 標準的MAC 邏輯; PHY 模塊, 對雙絞線上的模擬數(shù)據(jù)進行編碼和譯碼。ENC28J60 還包括其他支持模塊, 諸如振蕩器、片內(nèi)穩(wěn)壓器、電平變換器(提供可以接受5V 電壓的I/O 引腳)和系統(tǒng)控制邏輯。根據(jù)以上說明, ENC28J60 應用于嵌入式網(wǎng)絡接口是非常合適的, 有廣闊的應用發(fā)展前景。3 ENC28J60 在嵌入式網(wǎng)絡接口的應用3.1 硬件電路設計利用ENC28J60 可以構成不同功能的網(wǎng)絡終端節(jié)點, 如網(wǎng)絡服務器、帶Internet 功能的設備、遠程監(jiān)控(數(shù)據(jù)采集, 診斷)設備等。圖2 所示為基于ENC28J60 的嵌入式網(wǎng)絡接口的硬件電路原理圖。電路中有:2 個LED 狀態(tài)指示燈主要用來顯示網(wǎng)絡連接狀態(tài), 包括PHY 是否沖突、連接是否建立、是否接收數(shù)據(jù)、連接速度、雙工模式等; 必需的偏置電阻R3(2kΩ, 精度為1%);高速局域網(wǎng)電磁隔離模塊(即RJ45 以太網(wǎng)接口), 應用中,ENC28J60 的物理端口與隔離變壓器HR901170A 連接時必須符合IEEE802.3 對物理層規(guī)范的要求, 如RJ45 的插孔與隔離變壓器的間隔應盡量小, 輸出和輸入差分信號對的走線要有很好的隔離。電路中的主控制器采用Atmel 公司的ATmega16 單片機,它具有先進的RISC(精簡指令集計算機)結構、16 kB 可編程Flash 存儲器、512 B 的EEPROM和1 kB 片內(nèi)SRAM, 具有豐富的外設接口, 其SPI 接口允許ATmega16 與外設進行高速的同步數(shù)據(jù)傳輸。本設計中ATmega16 SPI 配置為主機模式,ENC28J60 為從設備。ATmega16 的SPI 工作模式由CPOL、CPHA 設置, 根據(jù)ENC28J60 的SPI 讀寫時序, ATmega16 的SPI工作模式應設置為模式0.ATmega16 通過將ENC28J60 的CS引腳置低實現(xiàn)與其的同步。SPI 時鐘由寫入到SPI 發(fā)送緩沖寄存器的數(shù)據(jù)啟動, SPI MOSI(PB5)引腳上的數(shù)據(jù)發(fā)送秩序由寄存器SPCR 的DORD 位控制, 置位時數(shù)據(jù)的LSB(最低位)首先發(fā)送, 否則數(shù)據(jù)的MSB(最高位)首先發(fā)送。我們選擇先發(fā)送MSB,同時接收到的數(shù)據(jù)傳送到接收緩沖寄存器, CPU 進行右對齊從接收緩沖器中讀取接收到的數(shù)據(jù)。應該注意, 當需要從ENC28J60 中讀取多個數(shù)據(jù)時, 即使ENC28J60 并不需要ATmega16 串行輸出的數(shù)據(jù), 每讀取一個數(shù)據(jù)前都要向SPI 發(fā)送緩沖器寫一個數(shù)據(jù)以啟動SPI 接口時鐘。由于SPI 系統(tǒng)的發(fā)送方向只有1 個緩沖器, 而在接收方向有2 個緩沖器, 所以在發(fā)送時一定要等到移位過程全部結束后, 才能對SPI 數(shù)據(jù)寄存器執(zhí)行寫操作; 而在接收數(shù)據(jù)時, 需要在下一個字節(jié)移位過程結束之前通過訪問SPI 數(shù)據(jù)寄存器讀取當前接收到的數(shù)據(jù), 否則第1 個數(shù)據(jù)丟失。3.2 ENC28J60 軟件初始化在使用ENC28J60 發(fā)送和接收數(shù)據(jù)包前, 必須對器件進行初始化設置。根據(jù)不同的應用, 一些配置選項可能需要更改。初始化設置工作包括接收和發(fā)送緩沖器、接收過濾器、晶振啟動時間、MAC 寄存器、PHY 寄存器。初始化芯片之前先關閉單片機的中斷輸入, 對RESET 引腳給定一個持續(xù)的低電平復位信號, 然后對相應的寄存器進行設置。設置完成所有需要的寄存器后, 判斷以太網(wǎng)狀態(tài)中的時鐘啟動標志位是否置位, 然后開中斷。系統(tǒng)初始化后進入主程序循環(huán), 包括單片機的控制作用和網(wǎng)絡數(shù)據(jù)傳輸。對于以太網(wǎng)傳輸部分來說。主要有兩個作用:一是對要發(fā)送的數(shù)據(jù)按照以太網(wǎng)數(shù)據(jù)幀格式進行封裝并發(fā)送; 二是對接收的以太網(wǎng)數(shù)據(jù)幀進行解包, 供應用程序使用。3.3 ENC28J60 發(fā)送數(shù)據(jù)包在進行數(shù)據(jù)包發(fā)送或接收時, 要先對寫緩沖存儲器(WriteBuffer Memory, WBM)命令掌握。WBM允許主控制器將字節(jié)寫入8KB 發(fā)送和接收緩沖存儲器。如果ECON2 寄存器中的AUTOINC 位置1, 那么在寫完每個字節(jié)的最后一位之后,EWRPT 指針將會自動地遞增指向下一個地址(當前地址加1)。如果寫入地址1FFF 且AUTOINC 置1, 則寫指針加1 指向0000h.將CS 引腳拉為低電平啟動WBM命令。然后將WBM操作碼及隨后的5 位常量1Ah 送入ENC28J60.在發(fā)送WBM命令和常量之后, 由EWRPT 指向的存儲器中的數(shù)據(jù)將移入ENC28J60, 首先移入最高位。在接收到8 個數(shù)據(jù)位后, 如果AUTOINC 置1, 寫指針將自動遞增。主控制器可以繼續(xù)在SCK引腳提供時種信號、在SI 引腳發(fā)送數(shù)據(jù)同時保持/CS 為低電平, 從而可以連續(xù)寫入存儲器。當AUTOINC 被使能時, 以該方式就可以連續(xù)地向緩沖存儲器寫入字節(jié)而無需多余的SPI命令。拉高CS 引腳電平可結束WBM命令。在WBM操作期間,SO 引腳一直為高阻態(tài), WBM操作時序, 請參見圖3.ENC28J60 內(nèi)的MAC 在發(fā)送時會自動生成前導符和幀起始定界符。此外, MAC 可根據(jù)配置生成填充(如果需要)和CRC字段。主控制器必須生成所有其他幀字段, 并將它們寫入緩沖存儲器, 以待發(fā)送。此外, ENC28J60 還要求在待發(fā)送的數(shù)據(jù)包前添加一個包控制字節(jié)。主控制器應:1.正確編程ETXST 指針,使之指向存儲器中未用的單元。它將指向包控制字節(jié), 在本設計方案中, 指針應編程為0120h; 2.使用WBM SPI 命令寫入包控制字節(jié)、目標地址、源MAC 地址、類型/ 長度和數(shù)據(jù)有效負載; 3.正確編程ETXND 指針。它應指向數(shù)據(jù)有效負載的最后一個字節(jié), 在本設計方案中, 指針應編程為0156h; 4.將EIR.TXIF位清零、將EIE.TXIE 位和EIE.INTIE 位置1 允許在發(fā)送完成后產(chǎn)生中斷(如果需要); 5.將ECON1.TXRTS 位置1 開始發(fā)送。如果在TXRTS 位置1 時正在進行DMA 操作, ENC28J60 會等待DMA 操作完成再發(fā)送。這種等待是必需的, 因為DMA 和發(fā)送引擎共享同一個存儲器訪問端口。同樣如果在TXRTS 已置1后, ECON1 中DMAST 位才置1, DMA 在TXRTS 位清零前不會采取任何動作。如果正在進行發(fā)送, 不應通過SPI 讀取或?qū)懭肴魏未l(fā)送的字節(jié)。主控制器將TXRTS 位清零可取消發(fā)送。如果數(shù)據(jù)包發(fā)送完成或因錯誤取消而中止發(fā)送, ECON1.TXRTS位會被清零, 一個7 字節(jié)的發(fā)送狀態(tài)向量將被寫入由ETXND +1 指向的單元, EIR.TXIF 會被置1 并產(chǎn)生中斷(如果允許)。要驗證數(shù)據(jù)包是否成功發(fā)送, 應讀取ESTAT.TXABRT 位。如果該位置1, 主控制器在查詢發(fā)送狀態(tài)向量的各個字段外, 還應查詢ESTAT.LATECOL 位, 以確定失敗的原因。下面給出寫數(shù)據(jù)包的源代碼:3.3 ENC28J60 接收數(shù)據(jù)包假設接收緩沖器已完成初始化, MAC 已正確配置而且接收過濾器已配置為接收以太網(wǎng)數(shù)據(jù)包, 主控制器應該:1.如果需要在接收到數(shù)據(jù)包時產(chǎn)生一個中斷, 就要將EIE.PKTIE 位和EIE.INTIE位置1; 2. 如果需要在由于緩沖空間不足導致數(shù)據(jù)包丟失時產(chǎn)生一個中斷, 就要將EIR.RXERIF 位清零, 并將EIE.RXERIE位和EIE.INTIE 位置1; 3. 通過將ECON1.RXEN 位置1使能接收。在將RXEN 置1 后, 將不能修改雙工模式和接收緩沖器起始和結束指針。此外, 要阻止不期望接收的數(shù)據(jù)包, 在更改接收過濾器配置寄存器(ERXFCON) 和MAC 地址前建議將RXEN 清零。在使能接收后, 沒有過濾掉的數(shù)據(jù)包將寫入循環(huán)接收緩沖器。任何不符合過濾條件的數(shù)據(jù)包將被丟棄, 但主控制器無法識別一個數(shù)據(jù)包已被丟棄。當接收到一個數(shù)據(jù)包并將其完整寫入緩沖器時, EPKTCNT 寄存器將遞增, EIR.PKTIF 位將置1, 并產(chǎn)生一個中斷(如果允許), 同時硬件寫指針ERXWRPT 自動遞增。